当前位置:主页 > 科技论文 > 军工论文 >

基于2B+D战场数据标时传输系统的设计与实现

发布时间:2024-04-13 12:45
  在现代战争中,随着空中威胁的越发严重,防空作战的地位日益提高。高炮作为一种防空兵器,具有弹药初速快、射击频率高、射击准备时间短、反应迅速、对低空、超低空目标打击效果好等优点。凭借这些优点,高炮武器在防空作战中仍然是一种重要武器。但是高炮武器系统也存在不足之处。一是高炮火控数据从指挥系统到作战单位之间的传输存在一定的时延,而高速移动的目标在这段时延之内会移动相当长的距离,如果不对数据传输过程中的时延进行补偿,将会导致射击精度无法保证。二是通信设备面临复杂的电磁环境,极易受到敌方电子战武器的干扰和破坏,如果不采取可靠的通信方式,高炮系统将无法在现代战争环境中发挥作用。根据以上分析,提出了一种基于2B+D战场数据标时传输系统,该系统包括通信网络控制器和通信控制卡两设备,通信网络控制器具备对传输的数据进行标时的功能,以供作战单位进行时延补偿,并采用2B+D有线通信方式传输数据,保证通信的可靠性。通信控制卡通过PC/104总线接口与作战单位的炮位计算机连接,通信控制卡接收来自于通信网络控制器的2B+D信号,并实现2B+D接口与PC/104总线接口的桥接。根据以上要求,提出了通信网络控制器基于FP...

【文章页数】:98 页

【学位级别】:硕士

【文章目录】:
摘要
Abstract
第1章 绪论
    1.1 课题背景与意义
    1.2 技术背景与研究现状分析
        1.2.1 2B+D技术介绍
        1.2.2 2B+D技术发展现状
    1.3 研究内容及工作
    1.4 论文结构安排
第2章 系统硬件设计方案
    2.1 系统的整体方案
    2.2 通信网络控制器硬件设计
        2.2.1 总体结构
        2.2.2 核心器件选型
        2.2.3 2B+D接口电路设计
        2.2.4 RS-422接口电路
        2.2.5 语音编解码电路
        2.2.6 电源设计
        2.2.7 板卡设计
    2.3 通信控制卡硬件设计
        2.3.1 概述
        2.3.2 电源设计
        2.3.3 PC/104接口及电平转换
        2.3.4 其他接口电路
        2.3.5 板卡设计
    2.4 本章小结
第3章 FPGA逻辑设计
    3.1 通信网络控制器FPGA逻辑设计
        3.1.1 概述
        3.1.2 串口接收、发送模块
        3.1.3 ST-BUS接收、发送模块
        3.1.4 ST-BUS帧同步信号产生模块和ST-BUS信号分配模块
        3.1.5 初始化CMX649以及语音信号传输模块
        3.1.6 uPP传输相关模块
        3.1.7 计时机制及其模块
        3.1.8 其它模块
    3.2 通信控制卡FPGA逻辑设计
        3.2.1 概述
        3.2.2 PC/104读写模块
        3.2.3 其它模块
    3.3 本章小结
第4章 系统测试与验证
    4.1 功能要求检验
        4.1.1 实验目的
        4.1.2 实验设备
        4.1.3 实验方法
        4.1.4 实验记录
        4.1.5 实验结论
    4.2 性能要求检验
        4.2.1 误字节率测定
        4.2.2 通信网络控制器计时接口计时精度测定
        4.2.3 通信网络控制器非计时口与通信控制卡连接后总体时延测定
    4.3 本章小结
工作总结与展望
参考文献
攻读硕士学位期间发表论文及参加科研工作
致谢



本文编号:3953062

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jingguansheji/3953062.html


Copyright(c)文论论文网All Rights Reserved | 网站地图

版权申明:资料由用户2c387***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com