当前位置:主页 > 科技论文 > 仪器仪表论文 >

基于PCF8563的数字钟FPGA设计与实现

发布时间:2024-03-16 04:32
  针对基于时钟芯片的数字钟系统进行了研究,采用FPGA作为主控芯片通过I2 C总线实现对实时时钟芯片PCF8563的读写控制,实现了时钟/日历切换显示,对时钟/日历手动调校;在调校状态下,实现了数据移位时数码管闪烁指示功能;给出了系统设计以及FPGA各模块详细设计,通过SignalTap逻辑分析仪,验证了系统功能实现的技术可行性,并在开发板上完成调试,对FPGA开发人员有一定的借鉴意义。

【文章页数】:5 页

【部分图文】:

图1PCF8563内部功能框图

图1PCF8563内部功能框图

计算机测量与控制第28????????????????????????????????????????????????????·232·卷图1PCF8563内部功能框图S为起始信号,A为应答信号,P为停止信号。读时序过程如下:先发7位地址+写操作0,然后发送寄存器地址,重新发送起....


图2数字时钟系统框图

图2数字时钟系统框图

1,读取寄存器值。2数字钟系统设计数字钟系统由晶振、电源模块、实时时钟芯片PCF8563、FPGA电路模块、按键模块以及数码管显示模块6部分组成。系统采用3.3V供电,晶振选择32.768kHz和50MHz两种,分别用于实时时钟芯片PCF8563工作的外部晶振和FPGA工作的基准....


图4I2C读写状态转移图

图4I2C读写状态转移图

计算机测量与控制第28????????????????????????????????????????????????????·234·卷图4I2C读写状态转移图操作完成,转至空闲。具体各状态的输出,按照I2C总线协议要求设计[1011],SDA和SCL两条信号线同时为高电平时,....


图3实时时钟模块状态流程图

图3实时时钟模块状态流程图

时时钟模块与I2C驱动模块的操作时钟一致,频率选为250kHz[8]。送至I2C驱动模块的信号包括I2C读写控制信号I2C_r_w、I2C触发执行信号I2C_exe、I2C器件内地址I2C_addr、I2C要写的数据I2C_data_w,以及从I2C驱动模块得到的信号包括I2C一....



本文编号:3929120

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/yiqiyibiao/3929120.html


Copyright(c)文论论文网All Rights Reserved | 网站地图

版权申明:资料由用户17c35***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com