抗浪涌静电器件防护机理与片上集成实验研究

发布时间:2024-03-03 22:15
  随着集成电路工艺制程不断发展,硅片上晶体管的集成度进一步走向后摩尔定律,然而浪涌静电电流对电子元器件的破坏造成的损失正在逐年上升,本文通过研究片上抗浪涌静电防护器件的失效及防护机理,分别基于0.5μm CDMOS(Complementary and Double-Diffusion Metal-Oxide-Semiconductor)工艺、0.25μm BCD(Bipolar-CMOS-DMOS)工艺设计了多种不同结构的片上 ESD(ElectroStatic Discharge)器件并分别与5V、3.3V供电RS485(Recommended Standard 485)芯片进行片上集成实验研究。在研究的过程中本文探讨以下关键问题,其一,针对单个齐纳二极管的正向触发电压不高,正反触发电压差异较大的特点,研究正负信号范围RS485总线芯片的静电防护方案;其二,CDMOS 与 BCD 工艺下 SCR(Silicon Controlled Rectifier)器件具有高的触发电压和低的维持电压,高触发电压器件将无法保护内核电路,低维持电压器件在ESD响应过程中可能引发闩锁效应,如何通过器件结...

【文章页数】:119 页

【学位级别】:博士

【部分图文】:

图1.1高维持电压SCR静电防护器件剖面图??

图1.1高维持电压SCR静电防护器件剖面图??

ide-Semiconductor,?NLDMOS)进??行增强型ESD研究,优化后的NLDMOS器件可以利用接地的P?+来分流雪崩击穿??所产生的空穴,其优点是有效地抑制NLDMOS中固有的双极结型晶体管(Bipolar??Junction?Transistor,?BJT)的导....


图1,2非对称DDSCR静电防护器件剖面图??

图1,2非对称DDSCR静电防护器件剖面图??

阳极直径大于PAD尺寸后,器件有效面积比例会??降低。??VL?Poly?Gate?VH?? ̄?/?\? ̄???I?I?,丨”丨_??I?I??s? ̄ ̄[s?^?[si?Ms?I?sI??STI?p+?T?N+?T?regina?T?N+?T?regin4?T?N+?T?P+?S....


图1.3器件保护考虑引线寄生电感??[41】

图1.3器件保护考虑引线寄生电感??[41】

阳极直径大于PAD尺寸后,器件有效面积比例会??降低。??VL?Poly?Gate?VH?? ̄?/?\? ̄???I?I?,丨”丨_??I?I??s? ̄ ̄[s?^?[si?Ms?I?sI??STI?p+?T?N+?T?regina?T?N+?T?regin4?T?N+?T?P+?S....


图1.4?SCR器件与反偏二极管器件I/V特性曲线对比??(2)低触发电压和高维持电压DDSCR器件实现??

图1.4?SCR器件与反偏二极管器件I/V特性曲线对比??(2)低触发电压和高维持电压DDSCR器件实现??

极管反向击穿,提供低阻泄放通路来旁路静电的,保护与之并联的芯片。若直接将??该器件在芯片中集成,本文同时研宄了齐纳二极管结构的器件,该结构需要解决如??下问题:其一,单个齐纳二极管的触发电压不高,正向使用时约为0.5V?0.7V,反??向使用时约为6V左右,而RS485总线端口的....



本文编号:3918431

资料下载
论文发表

本文链接:https://www.wllwen.com/shoufeilunwen/xxkjbs/3918431.html


Copyright(c)文论论文网All Rights Reserved | 网站地图

版权申明:资料由用户1de16***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com