当前位置:主页 > 科技论文 > 航空航天论文 >

基于RapidIO总线的信号处理平台设计

发布时间:2017-05-09 09:02

  本文关键词:基于RapidIO总线的信号处理平台设计,由笔耕文化传播整理发布。


【摘要】: 随着航空电子系统的任务量日益庞大,系统对大容量的数据、高度复杂的算法和实时运算速度的要求越来越高。因此,基于高速传输总线技术的实时信号处理系统的研究、设计及实现对目前的航空电子系统的发展具有非常重要的现实意义。 本文主要针对航空电子系统中的高速实时信号处理而设计了基于RapidIO总线的信号处理平台,其设计的关键是:实现高速的数据传输能力和强大的信号处理能力。平台采用基于RapidIO总线的DSP并行处理结构,采用RapidIO交换互联技术来解决板间大数据量通信,利用DSP并行处理来实现强信号处理能力。由于国内对RapidIO总线技术的研究正处于研究和测评阶段,我们通过基于RapidIO总线的信号处理平台的设计实现,有利于这项新技术在工程和应用上的推广,甚至用它来替换现役的航空总线系统是必然的。 本文主要完成了以下工作: 首先,本文根据RapidIO总线的信号处理平台的设计需求,完成了各个功能模块的硬件设计,主要包括交换芯片接口设计、DSP接口设计、电源设计及时钟设计等。 其次,本文完成了信号处理平台的底层软件设计与开发,包括信号处理平台的初始化设计、信号处理平台的系统枚举与发现、平台中RapidIO网络的路由配置以及数据通信设计。其中数据通信设计实现了RapidIO总线的消息功能、内存映射功能及门铃功能的通信,实现了板内各DSP之间的全互连通信以及DSP与外部模块之间的通信。 最后,基于信号处理平台提出测试方案,对各种通信机制进行了吞吐率测试和眼图测试,为工程应用提供了参考。从实验结果可以看出,该信号处理平台的RapidIO高速串行速率完全能够满足当前信号处理对高速、实时处理的要求,可以广泛应用于实时信号处理领域。
【关键词】:RapidIO 信号处理 数据通信 DSP
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2009
【分类号】:V243.1
【目录】:
  • 摘要4-5
  • ABSTRACT5-9
  • 第一章 引言9-14
  • 1.1 课题研究背景及意义9-11
  • 1.2 国内外发展动态11-12
  • 1.2.1 国内外研究现状11
  • 1.2.2 发展方向11-12
  • 1.3 论文主要工作与章节安排12-14
  • 第二章 RapidIO总线技术14-20
  • 2.1 RapidIO技术简介14-15
  • 2.2 RapidIO协议15-19
  • 2.2.1 协议概述15-16
  • 2.2.2 包格式16-17
  • 2.2.3 事物格式与类型17
  • 2.2.4 消息传递17-18
  • 2.2.5 全局共享存储器18
  • 2.2.6 流量控制18-19
  • 2.2.7 维护和错误管理19
  • 2.3 RapidIO的扩展19
  • 2.4 本章小结19-20
  • 第三章 信号处理平台硬件设计20-40
  • 3.1 信息处理系统主要功能与技术要求20-21
  • 3.2 平台原理框图及核心器件介绍21-25
  • 3.2.1 信号处理平台原理框图21-22
  • 3.2.2 核心器件介绍22-25
  • 3.3 信号处理平台各功能模块设计25-39
  • 3.3.1 DSP核心接口设计26-31
  • 3.3.2 交换芯片Tsi578 核心接口设计31-33
  • 3.3.3 电源设计33-37
  • 3.3.4 时钟设计37-39
  • 3.4 本章小结39-40
  • 第四章 信号处理平台底层软件开发40-68
  • 4.1 开发工具与操作系统40-43
  • 4.1.1 CCS40-41
  • 4.1.2 VxWorks41-43
  • 4.2 信号处理平台的底层软件开发43-63
  • 4.2.1 初始化43-46
  • 4.2.2 系统枚举46-49
  • 4.2.3 路由配置49
  • 4.2.4 系统被动发现49-50
  • 4.2.5 数据通信50-63
  • 4.3 底层软件功能测试63-67
  • 4.3.1 测试环境64-65
  • 4.3.2 功能测试65-67
  • 4.4 本章小结67-68
  • 第五章 平台系统测试与测试结果分析68-74
  • 5.1 平台系统测试68-69
  • 5.1.1 消息通信数据测试68-69
  • 5.1.2 内存映射数据测试69
  • 5.1.3 DSP/BIOS系统消息中断响应时间测试69
  • 5.2 测试结果及分析69-73
  • 5.2.1 消息通信数据吞吐率测试结果69-70
  • 5.2.2 内存映射吞吐率测试结果70-72
  • 5.2.3 DSP/BIOS系统消息中断响应时间测试结果72
  • 5.2.4 眼图测试结果72-73
  • 5.3 本章小结73-74
  • 第六章 结论74-75
  • 致谢75-76
  • 参考文献76-78
  • 附录78-79
  • 攻硕期间取得的研究成果79-80

【参考文献】

中国期刊全文数据库 前1条

1 杜金榜;钟小鹏;王跃科;;多DSP并行处理系统的设计与开发[J];计算机测量与控制;2006年05期


  本文关键词:基于RapidIO总线的信号处理平台设计,由笔耕文化传播整理发布。



本文编号:352176

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/hangkongsky/352176.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户acb48***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com