当前位置:主页 > 社科论文 > 逻辑论文 >

基于USB接口的逻辑分析仪硬件设计

发布时间:2021-08-28 08:05
  逻辑分析仪是最重要的数据域测试仪器之一。随着数字化进程的加快,逻辑分析仪应用越来越广泛,在其功能、性能提高的同时,对其携带和操作的方便性也提出了新的要求。基于USB 接口的便携式逻辑分析仪,结构轻巧,携带方便,并利用计算机的强大计算能力提高了仪器的数据处理和显示能力,在性能提高的同时降低了仪器成本。本文主要阐述了基于USB 接口的逻辑分析仪的硬件设计原理并提出了设计方案。根据硬件设计工作的重点和难点,文章着重阐述了逻辑分析仪数据捕获部分和USB 接口部分的硬件工作原理与设计方案,文中也对与硬件密切相关的软件部分做了简要介绍。本文第一章介绍了逻辑分析仪在数据域测试领域的应用情况及发展趋势,同时给出了课题的任务和指标。第二章则结合设计指标,分析了系统的硬件设计结构和供电方式,提出了设计工作的重点:数据捕获部分和USB 接口部分的设计。第三章详细阐述了数据捕获部分中各功能电路的设计原理与方案,重点讨论了触发识别电路和存储控制电路的设计,并提出了一种增加存储容量的方案。第四章在介绍USB 的基本特性后提出了USB 接口设计方案,其中详细介绍了USB 接口芯片与数据捕获电路部分的信号线连接关系。... 

【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校

【文章页数】:64 页

【学位级别】:硕士

【部分图文】:

基于USB接口的逻辑分析仪硬件设计


锁定电路

采样方式,毛刺,与非门,触发器


图 3-8 采样方式时间关系图在锁定方式下,不仅由采样时钟同步锁存输入数据信号,而且把采样时钟之间存在的毛刺也锁存起来,因而这种电路可以检测毛刺,如图 3-9 所示。此时glitch_en 为 1,与非门 IC1 和 IC2 使能,它们将根据输入信号 datain 的现态,决定 D 触发器 IC3 是置位还是复位。图 3-9 锁定方式时间关系图参看图 3-9,假如在毛刺出现之前,输出信号处于高电平,即 databack=1,那么与非门 IC1 输出为 1,与非门 IC2 开启,等待接收负向毛刺。一旦在输入信号 datain 中出现负向毛刺,则使与非门 IC2 输出变为低电平,D 触发器 IC3 复位(dataout=0),而 IC4 触发器状态不变,databack 仍是高电平。毛刺消失后,

锁存,毛刺,采样时钟同步,现态


基于 USB 接口的逻辑分析仪硬件设计予理睬。如图 3-8 所示。图 3-8 采样方式时间关系图在锁定方式下,不仅由采样时钟同步锁存输入数据信号,而且把采样时钟之间存在的毛刺也锁存起来,因而这种电路可以检测毛刺,如图 3-9 所示。此时glitch_en 为 1,与非门 IC1 和 IC2 使能,它们将根据输入信号 datain 的现态,决定 D 触发器 IC3 是置位还是复位。

【参考文献】:
期刊论文
[1]USB2.0特性及USB单片机[J]. 陈汝全.  单片机与嵌入式系统应用. 2001(05)



本文编号:3368145

资料下载
论文发表

本文链接:https://www.wllwen.com/shekelunwen/ljx/3368145.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户2c5c2***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com