当前位置:主页 > 社科论文 > 逻辑论文 >

扩频通信系统的逻辑电路实现

发布时间:2021-11-04 14:32
  根据理论研究和实践发现,扩频通信是一种性能优越的通信技术,因为它具有信噪比低、截获率低、保密性强、抗干扰和抗衰落能力强等优点。以前主要在军用系统使用,近几年扩频技术也已经涉及到了民用领域,如视频监控,移动通信,遥感等。但随着科技的发展,数据信号处理的带宽日益加大,人们对算法实现的实时性提出了更高的要求,在DSP不能满足算法处理的实时性需求下,迫切需要一种满足大吞吐算法数据量的载体。首先,本文基于一种可编程逻辑器件FPGA(Field Programmable Gate Array),将直接扩频扩频通信算法采用逻辑电路实现,设计中首先将整个扩频算法按照数据流的走向,进行逻辑模块的划分,分别是同步头发生器模块、汉明编码模块、扩频器模块、m序列同步器模块、解扩器模块和汉明解码模块。完成每个逻辑模块的RTL(Register Transfer Level)设计后,分别对每个模块进行逻辑功能仿真,最后对逻辑算法进行逻辑顶层的搭建,最终进行比特文件的生成,烧录到器件中测试算法的性能。其次,本设计中还包括改进的调制解调算法pi/8DPSK(Differential Phase Shift Keyin... 

【文章来源】:西南交通大学四川省 211工程院校 教育部直属院校

【文章页数】:62 页

【学位级别】:硕士

【部分图文】:

扩频通信系统的逻辑电路实现


ADC原理框图

原理框图,学位论文,西南交通大学,原理


JESD的发送原理框图

原理框图


图 2-4 JESD 的接收原理框图DR DDR 概述tel 在 2003 年秋季公布了 DDR2 内存的发展计划,由于 CPU 前段总线的带宽访问内存的带宽逐渐成为了系统的瓶颈,迫使人们发展新的 DDR 技术,于诞生了。由于 DDR2 拥有 4Bit 的预读取能力,DDR2 的工作频率能达到 DDDDR2 技术革新的本质在于 DDR2 的低功耗低电压技术,电压由原来的 2.58V,所以 DDR2 可以突破频率的瓶颈,达到 400MHz。SP 封装是 DDR 内存的主流封装形式,这种封装的缺点是当频率变高时,寄阻抗在管脚上表现的很明显,这是极大地限制了它的稳定性和频率。然采用了 FBGA 的封装形式,该封装使得 DDR2 具有更好的散热性能,为以发展提供了更好的保证。

【参考文献】:
期刊论文
[1]Arm联合Cadence、Xilinx推出基于TSMC 7nm工艺的首款Arm Neoverse系统开发平台[J].   单片机与嵌入式系统应用. 2019(05)
[2]FPGA芯片设计及其应用[J]. 田雨晨.  数字通信世界. 2019(04)
[3]基于LabVIEW的直接扩频通信实验系统的设计[J]. 贾勇,胡炜琳,晏超,钟晓玲,郭勇.  实验技术与管理. 2019(03)
[4]A Novel Iterative Velocity Control Algorithm and Its FPGA Implementation Based on Trigonometric Function[J]. WEN Quangang,LIANG Yanchun,Adriano Tavares,Ricardo Teixeira,WU Chunguo.  Chinese Journal of Electronics. 2019(02)
[5]现代扩频技术在航天通信中的应用[J]. 吴建强,魏昕.  数字通信世界. 2019(03)
[6]基于SoC FPGA的高速EDIB总线通信电路设计[J]. 刘西恩,叶朝辉,张利伟,戴鹏.  单片机与嵌入式系统应用. 2019(01)
[7]面向ZigBee无线传输的跳频扩频技术[J]. 郭皓星,闫连山,叶佳.  计算机与现代化. 2018(10)
[8]An underwater acoustic direct sequence spread spectrum communication system using dual spread spectrum code[J]. Lan-jun LIU,Jian-fen LI,Lin ZHOU,Peng ZHAI,Hao ZHAO,Jiu-cai JIN,Zhi-chao LV.  Frontiers of Information Technology & Electronic Engineering. 2018(08)
[9]结合非正交子载波的空频索引调制技术[J]. 王媛,刘文龙,金明录.  系统工程与电子技术. 2018(01)
[10]基于MATLAB与FPGA的动态补偿滤波器设计[J]. 毛丽民,朱培逸.  中国科技信息. 2010(10)

硕士论文
[1]非相干直接序列扩频信号捕获技术研究[D]. 谭栋才.华中科技大学 2018
[2]一种应用于TDC的低抖动延迟锁相环电路设计[D]. 张有志.东南大学 2017
[3]一种基于锁相环与延迟锁相环混合结构的时钟数据恢复电路设计[D]. 胡腾飞.中国科学技术大学 2016
[4]高速伪随机码调制激光测距雷达电子学系统设计[D]. 徐恒.中国海洋大学 2015
[5]数字延迟锁相环锁定算法研究[D]. 白海强.国防科学技术大学 2014
[6]数字接收机并行定时同步的研究与实现[D]. 朱辉.华中科技大学 2013
[7]基于FPGA的全数字锁相环的设计与实现[D]. 帅旗.大连理工大学 2013
[8]直接序列扩频信号的参数估计和仿真[D]. 蒋梦媚.西安电子科技大学 2011
[9]基于FPGA的QPSK全数字调制解调系统的设计与实现[D]. 黄凌.南京航空航天大学 2010



本文编号:3475922

资料下载
论文发表

本文链接:https://www.wllwen.com/shekelunwen/ljx/3475922.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户8f9fa***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com