高速数据记录器研究及实现

发布时间:2024-03-21 18:50
  高速数据记录器作为飞行器飞行过程中存储主要飞行数据的重要载体,在飞行结束后对数据的回收和分析起到至关重要的作用,模拟飞行数据可以有效规避飞行器实际飞行过程中可能遇到的突发情况,为飞行器设计优化提供理论依据。记录器包括采编器、存储器和测试台,主要从测试台和采编器之间的电路接口,数据传输方式,以及存储器的数据存储流程进行分析介绍。根据本文研究内容,参考国内外研究现状,依据技术指标,设计了切实可行的实现方案。记录器用于实现LVDS远距离数据传输,通过CRC校验保证数据的稳定性,传输速率为200Mbps;以及多路RS-422信号采集,单路传输速率为10Mbps。所有采集链路编帧打包,以零误码率实现数据的可靠存储。上位机通过以太网链路直接读取存储器数据,采编器使用以太网协议芯片W5300,采用TCP/IP传输协议,读取速率可达80Mb/s以上。测试台与采编器通过1553B总线进行指令与状态传输,传输数据稳定可靠。本系统设计的重点包括1553B总线控制和总线监控器设计,从硬件电路设计和软件逻辑进行了详细阐述;FPGA程序在线更新,介绍了FPGA配置电路,程序存储Flash M25P64读写流程,以...

【文章页数】:78 页

【学位级别】:硕士

【部分图文】:

图3-1长线422接收电路设计

图3-1长线422接收电路设计

中北大学学位论文113记录器数据采集模块接口详细设计3.1长线422接口设计采编器具有四路同步RS-422接收链路,RS-422通过点对点、串行单工方式进行数据传输。同步RS-422链路包括一路时钟和一路数据,均采用差分传输方式,信号接收和发送分别选用NS公司的DS26C31和D....


图3-4LVDS数据发送电路设计

图3-4LVDS数据发送电路设计

中北大学学位论文14图3-4LVDS数据发送电路设计Fig3-4designofLVDSdatatransmissioncircuitDS92LV1023同步符号发送引脚SYNC1和SYNC2直接接地,使能引脚DEN和低功耗模式引脚接3.3V,边沿选择引脚TCLK_R/F接高电平....


图3-5LVDS数据接收电路设计

图3-5LVDS数据接收电路设计

中北大学学位论文14图3-4LVDS数据发送电路设计Fig3-4designofLVDSdatatransmissioncircuitDS92LV1023同步符号发送引脚SYNC1和SYNC2直接接地,使能引脚DEN和低功耗模式引脚接3.3V,边沿选择引脚TCLK_R/F接高电平....


图4-10配置过程MEM/REG、READY引脚变化

图4-10配置过程MEM/REG、READY引脚变化

中北大学学位论文33输出信号READY的返回状态可实现FPGA对协议芯片的有效操作。当芯片内部响应具有可操作性时,READY引脚会输出一个低电平给FPGA,此时FPGA可对其进行读写操作,否则就不能实现对协议芯片的有效控制。配置过程中芯片READY引脚输出和MEM/REG引脚输入....



本文编号:3933995

资料下载
论文发表

本文链接:https://www.wllwen.com/shoufeilunwen/xixikjs/3933995.html


Copyright(c)文论论文网All Rights Reserved | 网站地图

版权申明:资料由用户539ee***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱[email protected]